机组 指令周期

举报
肥学 发表于 2022/03/28 01:28:35 2022/03/28
【摘要】 肥学有话说 小伙伴们大家好呀!😃 我相信点进来的同学多半都是考研或者找工作面试的同学。机组在考研或者面试中的比例还是很大的。小伙伴们要认真学习呀无论是考研还是面试我都祝你们成功。肥学为了帮助大家我也是...

肥学有话说

小伙伴们大家好呀!😃 我相信点进来的同学多半都是考研或者找工作面试的同学。机组在考研或者面试中的比例还是很大的。小伙伴们要认真学习呀无论是考研还是面试我都祝你们成功。肥学为了帮助大家我也是特意准备了基础知识四件套包括今天的机组计网操作系统数据结构。大家可以关注我我们一起学习。另外呢我个人很建议大家去找我私聊,因为很多知识是这里分享不完的我们可以慢慢交流。好了我们开始学习吧!。

在这里插入图片描述

第一题

下图所示为双总线结构机器的数据通路,IR为指令寄存器,PC为程序计数器(具有自增功能),M为主存(受R/W信号控制),它既存放指令又存放数据,AR为地址寄存器,DR为数据缓冲寄存器,
ALU由加、减控制信号决定完成何种操作,控制信号G控制的是一个门电路,它相当于两条总线之间的桥。另外,线上标注有小圈表示有控制信号,例如yii表示Y寄存器的输入控制信号,R1O1O为寄存器R1的输出控制信号,未标字符的线为直通线,不受控制。

在这里插入图片描述

第二题

某计算机字长16 位,采用16 位定长指令字结构,部分数据通路结构如图所示。图3-9中所有控制信号为1 时表示有效、为0
时表示无效。例如控制信号MDRinE 为1表示允许数据从DB 打入MDR,MDRin 为1 表示允许数据从内总线打入MDR。假设MAR
的输出一直处于使能状态。加法指令“ADD(R1),R0”的功能为(R0)+((R1))→(R1),即将R0 中的数据与R1
的内容所指主存单元的数据相加,并将结果送入R1 的内容所指主存单元中保存。其指令周期流程图中CPU周期的顺序为?

在这里插入图片描述

肥学最后说

想要详解的可以到下面资料里面加我,我们一起探讨。兄弟们大街上的美女看一百遍不一定是你的。这里的知识看一百遍可能就是你的。看完之后在下面留一句,一起肥学好吗?来鼓励自己。
在这里插入图片描述
关注我,基础知识四大项等你来探索。

文章来源: blog.csdn.net,作者:肥学,版权归原作者所有,如需转载,请联系作者。

原文链接:blog.csdn.net/jiahuiandxuehui/article/details/121716411

【版权声明】本文为华为云社区用户转载文章,如果您发现本社区中有涉嫌抄袭的内容,欢迎发送邮件进行举报,并提供相关证据,一经查实,本社区将立刻删除涉嫌侵权内容,举报邮箱: cloudbbs@huaweicloud.com
  • 点赞
  • 收藏
  • 关注作者

评论(0

0/1000
抱歉,系统识别当前为高风险访问,暂不支持该操作

全部回复

上滑加载中

设置昵称

在此一键设置昵称,即可参与社区互动!

*长度不超过10个汉字或20个英文字符,设置后3个月内不可修改。

*长度不超过10个汉字或20个英文字符,设置后3个月内不可修改。