音频DA转换芯片CS4334及基于FPGA的时钟配置

举报
kobesdu 发表于 2022/01/29 13:21:41 2022/01/29
【摘要】 音频DA转换芯片CS4334简介完整的立体声DAC系统:插入, / A,输出模拟滤波;24位转换;96分贝动态范围; -88 dB的THD ;低时钟抖动敏感性; +5 V单电源;滤波线路电平输出;片上数字去重的Popguard®技术;功能兼容CS4330 ;该CS4334系列成员是完整的,立体数字至模拟输出系统,包括插补, 1位D /在A转换,输出模拟滤波8引脚封装。该CS4334/ 5/8...

音频DA转换芯片CS4334简介

完整的立体声DAC系统:插入, / A,输出模拟滤波;24位转换;96分贝动态范围; -88 dB的THD ;低时钟抖动敏感性; +5 V单电源;滤波线路电平输出;片上数字去重的Popguard®技术;功能兼容CS4330 ;该CS4334系列成员是完整的,立体数字至模拟输出系统,包括插补, 1位D /在A转换,输出模拟滤波8引脚封装。该CS4334/ 5/8/9支持所有主要的音频数据接口格式,以及各个设备不同之处仅在所支持的接口的格式。该CS4334系列基于Delta-Sigma调制,其中调制器输出控制参考 电压输入到超线性模拟低通滤波器。这种架构允许对采样率2千赫至100千赫简单地间无级调节改变主时钟的频率。该CS4334系列包括片上数字去重,从单一的+ 5V电源供电,并只需要极少的支持电路。这些功能非常适用于机顶盒,DVD播放机,SVCD机,和A / V接收器。

引脚说明

image.png

SDATA Serial Audio Data Input - Two’s complement MSB-firstserial data is input on this pin. The data is clocked into the CS4334/5/8/9 via internal or external SCLK, and the channel isdetermined by LRCK.

设备的CS4334系列提供了完整的立体声数字至模拟系统,包括数字插补,

四阶Δ-Σ数字 - 模拟转换,数字去加重和模拟​​滤波

时钟:

Master Clock 主时钟

MCLK必须是256X,384X或512倍所需的输入采样率在BRM,要么128倍或192X的

所需的输入采样率的人力资源管理。所述LRCK频率等于Fs的,频率在为哪些字

每个信道被输入到该设备。该MCLK到LRCK频率比是在自动检测

通过在一个单一的LRCK周期计数MCLK转换的数量的初始化序列。 内部

分频器被设置来产生正确的时钟。表1列出了几个标准的音频采样率和

所需要的MCLK和LRCK频率。请注意,没有必需的相位关系,但MCLK,

LRCK和SCLK必须是同步的。串行时钟

Serial Clock

串行时钟控制移位数据到输入数据缓冲器。该CS4334系列支持

外部和内部串行时钟产生模式。参阅图10-13为数据格式。

FGPA仿真波形

image.png



【版权声明】本文为华为云社区用户原创内容,转载时必须标注文章的来源(华为云社区)、文章链接、文章作者等基本信息, 否则作者和本社区有权追究责任。如果您发现本社区中有涉嫌抄袭的内容,欢迎发送邮件进行举报,并提供相关证据,一经查实,本社区将立刻删除涉嫌侵权内容,举报邮箱: cloudbbs@huaweicloud.com
  • 点赞
  • 收藏
  • 关注作者

评论(0

0/1000
抱歉,系统识别当前为高风险访问,暂不支持该操作

全部回复

上滑加载中

设置昵称

在此一键设置昵称,即可参与社区互动!

*长度不超过10个汉字或20个英文字符,设置后3个月内不可修改。

*长度不超过10个汉字或20个英文字符,设置后3个月内不可修改。