Zynq Ultrascale+ RF Data Coverter IP配置 - ADC

举报
心殁花满楼 发表于 2022/06/23 20:16:02 2022/06/23
【摘要】 Zynq Ultrascale+ RF Data Coverter IP配置中的有关概念-ADCADCxczu28dr-ffvg1517-2共有8个ADC,分布在4个Tile上,图为tile225,另外三个tile为226、227、2284个tile各自拥有一个独立的PLL。2个12bit/DAC,2个mixer,Tile中的mixer是用于I/Q混频使用的。差分输入,带输入缓冲器和阻抗匹配...

Zynq Ultrascale+ RF Data Coverter IP配置中的有关概念-ADC
图片.png
ADC
xczu28dr-ffvg1517-2共有8个ADC,分布在4个Tile上,图为tile225,另外三个tile为226、227、228
图片.png
4个tile各自拥有一个独立的PLL。2个12bit/DAC,2个mixer,Tile中的mixer是用于I/Q混频使用的。
差分输入,带输入缓冲器和阻抗匹配。需要注意GEN1/GEN2与后续发布的GEN3以及DFE的输入共模电压是不一样的。在使用时要注意。
差分输入阻抗100R
图片.png

基本概念 Threshold Detect

输入阈值超限检测,当模拟输入超过限度的时候会给出中断,同时也会上报给通信总线。

QMC

正交调制校正,单纯的用于调整输出的幅度和相位。

基本环节 CrossBar

互联

基本概念,混频器Mixer

混频器的基本原理来自这个公式。积化和差
cos(a)*cos(b) = 1/2[cos(a+b)-cos(a-b)]
假设信号b是携带信息的原始信号;信号a是用于调制的载波信号。通过混频器就可以使得将有效信息的频谱偏移到a+b和a-b附近。由于调制的信号频率是确定的,因此我们只需要获取单边信号既a+b或者a-b就能剥离出我们需要的有效信息。在传统的模拟射频电路中,常见的接收信号基本都需要经历射频-中频-基带的解调过程,RFsoc的优势在于去除了中间的中频解调放大的过程,因此整个系统的体积可以做的更小功耗更低。

ADC的混频器支持三种混频方式
bypass 不混频
coarse 粗糙混 按照采样率的整数分频来混频 有个概念没懂,负频率在这里是可选的,这啥意思
fine 精细混 利用数控振荡器产生载波

decimation

一种相当于降低采样率的等效重采样。
和差值类似,重采样后要经过低通滤波器,因为在重采样的过程中引入了高频分量,需要利用滤波器滤除。参考PG269-page79
这里也没明白为什么要重采样,想搞明白需要补充通信的相关知识

FIFO

数据缓冲先入先出队列

【版权声明】本文为华为云社区用户原创内容,转载时必须标注文章的来源(华为云社区)、文章链接、文章作者等基本信息, 否则作者和本社区有权追究责任。如果您发现本社区中有涉嫌抄袭的内容,欢迎发送邮件进行举报,并提供相关证据,一经查实,本社区将立刻删除涉嫌侵权内容,举报邮箱: cloudbbs@huaweicloud.com
  • 点赞
  • 收藏
  • 关注作者

评论(0

0/1000
抱歉,系统识别当前为高风险访问,暂不支持该操作

全部回复

上滑加载中

设置昵称

在此一键设置昵称,即可参与社区互动!

*长度不超过10个汉字或20个英文字符,设置后3个月内不可修改。

*长度不超过10个汉字或20个英文字符,设置后3个月内不可修改。