Xilinx Zynq-7000 SoC高性能低功耗处理器,集成PS端单核/双核ARM Cortex-A9 + PL端Artix

举报
tronlong小分队 发表于 2020/05/09 15:43:00 2020/05/09
【摘要】 广州创龙基于Xilinx Zynq-7000 SoC系列架构设计的SOM-TLZ7x核心板采用沉金无铅工艺的12层板设计,是一款适用于高速数据采集处理的核心板。SOM-TLZ7x引出全部可用的资源信号引脚,二次开发极其容易,客户只需要专注上层运用,降低了开发难度和时间成本,让产品快速上市,及时抢占市场先机。创龙提供丰富的Demo程序,协助客户进行底板设计和调试以及异构开发。核心板简介基于Xi...

广州创龙基于Xilinx Zynq-7000 SoC系列架构设计的SOM-TLZ7x核心板采用沉金无铅工艺的12层板设计,是一款适用于高速数据采集处理的核心板。

SOM-TLZ7x引出全部可用的资源信号引脚,二次开发极其容易,客户只需要专注上层运用,降低了开发难度和时间成本,让产品快速上市,及时抢占市场先机。创龙提供丰富的Demo程序,协助客户进行底板设计和调试以及异构开发。

核心板简介

基于Xilinx Zynq-7000 SoC高性能低功耗处理器,集成PS端单核/双核ARM Cortex-A9 + PL端Artix-7架构可编程逻辑资源;

核心板芯片型号为XC7Z020-2CLG400I,NOR FLASH 256Mbit,DDR3 512M/1GByte可选,兼容XC7Z010-2CLG400I、XC7Z014S-2CLG400I、XC7Z007S-2CLG400I,PS端主频可高达866MHz;

支持USB 2.0、SDIO、千兆网等多种高速接口,同时支持I2C、SPI等常见接口;

支持两路12bit MSPS ADCs,多达17个差分输入通道;

多达54个复用I/O引脚(MIO),用于外设引脚分配;

PS端可通过EMIO配置PL端IO,支持共享内存,支持PS端和PL端数据协同处理;

PL端可编程逻辑单元数量区间为23K-85K,内部集成的Block RAM可达4.9Mbit;

可通过PS端配置及烧写PL端程序,且PS端和PL端可以独立开发,互不干扰;

核心板体积极小,大小仅62mm*38mm;

连接稳定可靠,采用工业级精密B2B常规连接器,防反插,保证信号完整性;

提供PL端与PS端的片内通信开发教程。

典型运用领域

电机控制

医疗设备

雷达声纳

电力采集

机器视觉

开发资料

提供核心板引脚定义、可编辑底板原理图、可编辑底板PCB、芯片Datasheet,缩短硬件设计周期;

提供系统烧写镜像、内核驱动源码、文件系统源码,以及丰富的Demo程序;

提供完整的平台开发包、入门教程,节省软件整理时间,上手容易;

提供详细的SoC综合开发教程,解决一体化开发瓶颈。


增值服务

主板定制设计

核心板定制设计

嵌入式软件开发


【版权声明】本文为华为云社区用户原创内容,转载时必须标注文章的来源(华为云社区)、文章链接、文章作者等基本信息, 否则作者和本社区有权追究责任。如果您发现本社区中有涉嫌抄袭的内容,欢迎发送邮件进行举报,并提供相关证据,一经查实,本社区将立刻删除涉嫌侵权内容,举报邮箱: cloudbbs@huaweicloud.com
  • 点赞
  • 收藏
  • 关注作者

评论(0

0/1000
抱歉,系统识别当前为高风险访问,暂不支持该操作

全部回复

上滑加载中

设置昵称

在此一键设置昵称,即可参与社区互动!

*长度不超过10个汉字或20个英文字符,设置后3个月内不可修改。

*长度不超过10个汉字或20个英文字符,设置后3个月内不可修改。